# 第8章 CPU 的结构和功能

- 8.1 CPU 的结构
- 8.2 指令周期
- 8.3 指令流水
- 8.4 中断系统

# 8.1 CPU 的结构

### 一、CPU的功能

1. 控制器的功能

取指令

分析指令

执行指令,发出各种操作命令

控制程序输入及结果的输出

总线管理

处理异常情况和特殊请求

2. 运算器的功能 实现算术运算和逻辑运算 指令控制

操作控制

时间控制

处理中断

数据加工

# 二、CPU结构框图

8.1

#### 1. CPU 与系统总线

 指令控制
 PC IR

 操作控制
 CU 时序电路

 时间控制
 ALU 寄存器

 处理中断
 中断系统



## 三、CPU 的寄存器

8.1

- 1. 用户可见寄存器
- (1) 通用寄存器 存放操作数

可作 某种寻址方式所需的 专用寄存器

(2) 数据寄存器 存放操作数 (满足各种数据类型) 两个寄存器拼接存放双倍字长数据

(3) 地址寄存器 存放地址,其位数应满足最大的地址范围 用于特殊的寻址方式 段基值 栈指针

(4) 条件码寄存器 存放条件码,可作程序分支的依据如 正、负、零、溢出、进位等



### 2. 控制和状态寄存器

(1) 控制寄存器

 $PC \rightarrow MAR \rightarrow M \rightarrow MDR \rightarrow IR$ 

控制 CPU 操作

其中 MAR、MDR、IR 用户不可见

PC

用户可见

(2) 状态寄存器

状态寄存器 存放条件码

PSW 寄存器 存放程序状态字



四、控制单元CU和中断系统

1. CU 产生全部指令的微操作命令序列

组合逻辑设计 硬连线逻辑

微程序设计 存储逻辑

2. 中断系统

五、ALU

8.1



参见 第4篇

参见 8.4 节

参见第6章

# 8.2 指令周期

- 一、指令周期的基本概念
  - 1. 指令周期

取出并执行一条指令所需的全部时间

完成一条指令 {取指、分析 取指周期 执行周期



# 2. 每条指令的指令周期不同

8.2



9

## 3. 具有间接寻址的指令周期

8.2



## 4. 带有中断周期的指令周期

# 5. 指令周期流程



## 6. CPU 工作周期的标志

8.2

#### CPU 访存有四种性质

取指令

取指周期

取 地址

间址周期

**CPU**的

存取 操作数或

执行周期

4个工作周期

结果

存 程序断点

中断周期



8.2

## 1. 取指周期数据流



# 2. 间址周期数据流



# 3. 执行周期数据流 不同指令的执行周期数据流不同

# 4. 中断周期数据流



# 8.3 指令流水

- 一、如何提高机器速度
  - 1. 提高访存速度

高速芯片

Cache

多体并行

2. 提高 I/O 和主机之间的传送速度

中断

**DMA** 

通道

I/O 处理机

多总线

3. 提高运算器速度

高速芯片

改进算法

快速进位链

• 提高整机处理能力

高速器件 改进系统结构,开发系统的并行性

### 二、系统的并行性

8.3

#### 1. 并行的概念

并行 { 两个或两个以上事件在 同一时间段 发生 同时 两个或两个以上事件在 同一时刻 发生 时间上互相重叠

#### 2. 并行性的等级

过程级(程序、进程) 粗粒度 软件实现指令级(指令之间) 细粒度 硬件实现(指令内部)

## 三、指令流水原理

8.3

1. 指令的串行执行

 取指令1
 执行指令1
 取指令2
 执行指令2
 取指令3
 执行指令3
 小行指令3
 小

2. 指令的二级流水



若取指和执行阶段时间上完全重叠指令周期减半 速度提高1倍

# 3. 影响指令流水效率加倍的因素

8.3

(1) 执行时间 > 取指时间



(2) 条件转移指令 对指令流水的影响

必须等上条 指令执行结束,才能确定下条 指令的地址,

造成时间损失

猜测法

解决办法 ?

# 4. 指令的六级流水

8.3

|                          |   |          |      |                      |          | <del></del>          | t        |                |                      |    |    |          |          |     |
|--------------------------|---|----------|------|----------------------|----------|----------------------|----------|----------------|----------------------|----|----|----------|----------|-----|
|                          | 1 | 2        | 3    | 4                    | 5        | 6                    | 7        | 8              | 9                    | 10 | 11 | 12       | 13       | 14  |
| 指令1<br>指令2<br>指令3<br>指令4 |   | <u> </u> | CO   | FO<br>CO<br>DI<br>FI | EI<br>FO | WO<br>EI<br>FO<br>CO | WO<br>EI | WO<br>EI       | wo                   |    |    |          |          |     |
| 指令6<br>指令7<br>指令8<br>指令9 |   | <br>     | <br> |                      |          | FI                   | DI<br>FI | CO<br>DI<br>FI | FO<br>CO<br>DI<br>FI |    | wo | WO<br>EI | WO<br>EI | WO, |

完成一条指令

串行执行

六级流水

6个时间单位

6 × 9 = 54 个时间单位 14 个时间单位

#### 三、影响指令流水线性能的因素

8.3

1. 结构相关 不同指令争用同一功能部件产生资源冲突

|                                                               | $\phantom{aaaaaaaaaaaaaaaaaaaaaaaaaaaaaaaaaaa$ |          |     |                      |          |                |             |          |          |    |    |    |    |    |
|---------------------------------------------------------------|------------------------------------------------|----------|-----|----------------------|----------|----------------|-------------|----------|----------|----|----|----|----|----|
|                                                               | 1                                              | 2        | 3   | 4                    | 5        | 6              | 7           | 8        | 9        | 10 | 11 | 12 | 13 | 14 |
| 指<br>省<br>令<br>2<br>令<br>4<br>令<br>4<br>令<br>4<br>令<br>6<br>7 |                                                | DI<br>FI | T . | FO<br>CO<br>DI<br>FI | FO<br>CO | EI<br>FO<br>CO | WO EI FO CO | WO<br>EI | WO<br>EI |    | wo |    |    |    |
| 指令8                                                           | i                                              | i        | į   | i i                  | i        |                | i i         | FI       | DI       | CO | FO | EI | WO |    |
| 指令9                                                           | !                                              | !        | !   | <br>                 |          |                | !<br>!      |          | FI       | DI | CO | FO | EI | WO |

解决办法 • 停顿

指令1与指令4冲突 指令1、指令3、指令6冲突

• 指令存储器和数据存储器分开

指令2与指令5冲突

• 指令预取技术 (适用于访存周期短的情况)

### 2. 数据相关

# 8.3

不同指令因重叠操作,可能改变操作数的读/写访问顺序

·写后读相关(RAW)

SUB 
$$R_1$$
,  $R_2$ ,  $R_3$  ;  $(R_2) - (R_3) \rightarrow R_1$   
ADD  $R_4$ ,  $R_5$ ,  $R_1$  ;  $(R_5) + (R_1) \rightarrow R_4$ 

·读后写相关(WAR)

STA M, 
$$R_2$$
 ;  $(R_2) \rightarrow M$  存储单元 ADD  $R_2$ ,  $R_4$ ,  $R_5$  ;  $(R_4) + (R_5) \rightarrow R_2$ 

·写后写相关(WAW)

MUL 
$$R_3$$
,  $R_2$ ,  $R_1$  ;  $(R_2) \times (R_1) \longrightarrow R_3$   
SUB  $R_3$ ,  $R_4$ ,  $R_5$  ;  $(R_4) - (R_5) \longrightarrow R_3$ 

解决办法 • 后推法 • 采用 旁路技术

# 3. 控制相关

# 8.3

#### 由转移指令引起

```
#0
     LDA
     LDX
           #0
                       BNE 指令必须等
           X, D
     ADD
\rightarrow M
                       CPX 指令的结果
     INX
                       才能判断出
     CPX
           # N
                       是转移
     BNE
           \mathbf{M}
                       还是顺序执行
     DIV
           # N
     STA
           ANS
```

### 3. 控制相关

8.3

设指令3是转移指令



### 四、流水线性能

8.3

#### 1. 吞吐率

单位时间内流水线所完成指令或输出结果的数量设m 段的流水线各段时间为 \( t \)

• 最大吞吐率

$$T_{pmax} = \frac{1}{\Delta t}$$

• 实际吞吐率

连续处理n条指令的吞吐率为

$$T_p = \frac{n}{m \cdot \Delta t + (n-1) \cdot \Delta t}$$

# 2. 加速比 $S_p$

8.3

m 段的 流水线的速度 与等功能的 非流水线的速度 之比

设流水线各段时间为△t

完成n条指令在m段流水线上共需

$$T = m \Delta t + (n-1) \Delta t$$

完成 n 条指令在等效的非流水线上共需

$$T'=nm \cdot \Delta t$$

则 
$$S_p = \frac{nm \Delta t}{m \Delta t + (n-1) \Delta t} = \frac{nm}{m+n-1}$$

3. 效率

8.3

流水线中各功能段的 利用率

由于流水线有 建立时间 和 排空时间 因此各功能段的 设备不可能 一直 处于 工作 状态



#### 3. 效率

8.3

#### 流水线中各功能段的利用率

$$= \frac{mn\Delta t}{m(m+n-1)\Delta t}$$



## 五、流水线的多发技术

- 1. 超标量技术
  - ▶ 每个时钟周期内可并发多条独立指令 配置多个功能部件
  - 不能调整 指令的 执行顺序
    通过编译优化技术,把可并行执行的指令搭配起来



### 2. 超流水线技术

- 不能调整 指令的 执行顺序 靠编译程序解决优化问题



## 3. 超长指令字技术

- 由编译程序 挖掘 出指令间 潜在 的 并行性,将 多条 能 并行操作 的指令组合成 一条
  具有 多个操作码字段 的 超长指令字(可达几百位)
- > 采用 多个处理部件



# 六、流水线结构

8.3

1. 指令流水线结构

完成一条指令分6段, 每段需一个时钟周期



若流水线不出现断流

1 个时钟周期出 1 结果

不采用流水技术

6 个时钟周期出 1 结果

理想情况下,6级流水的速度是不采用流水技术的6倍

### 2. 运算流水线

8.3

完成 浮点加减 运算 可分对阶、尾数求和、规格化 三段



分段原则 每段操作时间尽量一致

# 8.4 中断系统

#### 一、概述

- 1. 引起中断的各种因素
  - (1) 人为设置的中断

如 转管指令



- (2) 程序性事故 溢出、操作码不能识别、除法非法
- (3) 硬件故障
- (4) I/O 设备
- (5) 外部事件 用键盘中断现行程序

### 2. 中断系统需解决的问题

- (1) 各中断源 如何 向 CPU 提出请求?
- (2) 各中断源 同时 提出 请求 怎么办?
- (3) CPU 什么 条件、什么 时间、以什么 方式 响应中断?
- (4) 如何保护现场?
- (5) 如何寻找入口地址?
- (6) 如何恢复现场,如何返回?
- (7) 处理中断的过程中又 出现新的中断 怎么办? 硬件 + 软件

二、中断请求标记和中断判优逻辑

8.4

1. 中断请求标记 INTR

一个请求源 一个 INTR 中断请求标记触发器

多个INTR 组成 中断请求标记寄存器



INTR 分散 在各个中断源的 接口电路中

INTR 集中在 CPU 的中断系统内

## 2. 中断判优逻辑

8.4

- (1) 硬件实现(排队器)
  - ① 分散 在各个中断源的 接口电路中 链式排队器 参见第五章
  - ②集中在CPU内



INTR<sub>1</sub>、INTR<sub>2</sub>、INTR<sub>3</sub>、INTR<sub>4</sub> 优先级 按 降序 排列

如果有多个中断请 求怎么办?

响应哪一个?

#### (2) 软件实现(程序查询)

8.4

A、B、C 优先级按 降序 排列



# 三、中断服务程序入口地址的寻找 8.4

#### 1. 硬件向量法



如何找到中断服务程序的入口地址?

知道了要响应的中断 源,才能确定要执行 那个中断服务程序

向量地址 12H、13H、14H

入口地址 200、300、400

## 2. 软件查询法

8.4

八个中断源 1, 2, ... 8按降序排列

中断识别程序(入口地址 M)

| 地址 | 指令                                      | 说明                                                                                        |
|----|-----------------------------------------|-------------------------------------------------------------------------------------------|
| M  | SKP DZ 1# JMP 1# SR SKP DZ 2# JMP 2# SR | 1# D = 0 跳 (D为完成触发器)         1# D = 1 转1#服务程序         2# D = 0 跳         2# D = 1 转2#服务程序 |
|    | SKP DZ 8#<br>JMP 8# SR                  | 8 <sup>#</sup> D=0跳<br>8 <sup>#</sup> D=1转8 <sup>#</sup> 服务程序                             |

用软件如何实现寻 找中断服务程序的 入口地址呢?

## 四、中断响应

- 1. 响应中断的 条件 允许中断触发器 EINT = 1
- 2. 响应中断的时间

指令执行周期结束时刻由CPU发查询信号



## 8.4

CPU在什么时间、什么条件 下响应中断?

CPU在任何条件下都要立即响应中断吗?

CPU在任何时间都能响应中 断吗?

### 3. 中断隐指令

8.4

(1) 保护程序断点 断点存于特定地址(0号地址)内 断点 进栈

(2) 寻找服务程序入口地址

向量地址 → PC (硬件向量法)

中断识别程序入口地址  $M \longrightarrow PC$  (软件查询法)

(3) 硬件 关中断

INT 中断标记

EINT 允许中断

R-S触发器



如果需要响应某个中断请求,CPU如何响应中断请求? 中断请求? 响应中断,要去执行中断服务程序 为将来的中断返回做

- 为将来的中断返回做 准备
  - (1) 保护程序断点
- (2)保护程序运行的 软硬件状态

单重中断: 执行中断 服务程序时不允许再 发生中断

多重中断:保护程序 软硬件状态的过程中, 不允许发生中断

## 五、保护现场和恢复现场

8.4

43

1. 保护现场 { 断点 中断隐指令 完成 字 中断服务程序 完成

2. 恢复现场 中断服务程序 完成

保护现场 **PUSH** 中 断 视不同请求源而定 其它服务程序 服 务 程 恢复现场 **POP** 序 中断返回 **IRET** 

### 六、多重中断

#### 1. 多重中断的概念



程序断点 k+1, l+1, m+1

## 8.4

如果在执行中断服务程序 的过程中,出现了更重要 的,需要及时处理的新事 件,怎么办呢?

#### 2. 实现多重中断的条件

8.4

- (1) 提前设置开中断指令
- (2) 优先级别高 的中断源 有权中断优先级别低 的中断源



要允许CPU在执行某个 中断服务程序时,响应 新的中断请求

是不是任何一个新的中 断请求,均能中断正在 进行的中断服务?

## 3. 屏蔽技术

8.4

#### (1) 屏蔽触发器的作用



MASK = 0 (未屏蔽)

 $MASK_i = 1$  (屏蔽)

INTR 能被置 "1"

 $INTP_i = 0$  (不能被排队选中)

# (2) 屏蔽字

16个中断源 1, 2, 3, … 16 按 降序 排列

| 优先级 | 屏蔽字                           |
|-----|-------------------------------|
| 1   | 1 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |
| 2   | 0 1 1 1 1 1 1 1 1 1 1 1 1 1 1 |
| 3   | 001111111111111               |
| 4   | 000111111111111               |
| 5   | 000011111111111               |
| 6   | 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 |
| :   | ÷                             |
| 15  | 0 0 0 0 0 0 0 0 0 0 0 0 1 1   |
| 16  | 0 0 0 0 0 0 0 0 0 0 0 0 0 1   |

#### (3) 屏蔽技术可改变处理优先等级

8.4

响应优先级不可改变

处理优先级 可改变(通过重新设置屏蔽字)

| 中断源 | 原屏蔽字    | 新屏蔽字    |
|-----|---------|---------|
| A   | 1111    | 1111    |
| В   | 0 1 1 1 | 0 1 0 0 |
| C   | 0 0 1 1 | 0 1 1 0 |
| D   | 0 0 0 1 | 0 1 1 1 |

响应优先级  $A \rightarrow B \rightarrow C \rightarrow D$  降序排列

处理优先级  $A \rightarrow D \rightarrow C \rightarrow B$  降序排列

(3) 屏蔽技术可改变处理优先等级



CPU 执行程序轨迹(原屏蔽字)

#### (3) 屏蔽技术可改变处理优先等级





CPU 执行程序轨迹(新屏蔽字)

#### (4) 屏蔽技术的其他作用

可以人为地屏蔽某个中断源的请求

## (5) 新屏蔽字的设置





4. 多重中断的断点保护

8.4

(1) 断点进栈

- 中断隐指令完成
- (2) 断点存入"0"地址 中断隐指令完成

中断周期  $0 \longrightarrow MAR$ 

命令存储器写

PC → MDR 断点 → MDR

(MDR) → 存入存储器

- 三次中断,三个断点都存入"0"地址
- ? 如何保证断点不丢失?

# (3) 程序断点存入"0"地址的断点保护8.4

| 地址             | 内 容                    | 说明                     |
|----------------|------------------------|------------------------|
| 0<br>5         | XXXX<br>JMP SERVE      | 存程序断点<br>5 为向量地址       |
| SERVE          | STA SAVE<br>:          | 保护现场                   |
| 置屏蔽字           | LDA 0 STA RETURN ENI   | } 0 地址内容转存<br>开中断      |
|                | EINI<br>:              | } 其他服务内容               |
|                | LDA SAVE  JMP @ RETURN | 恢复现场<br>间址返回           |
| SAVE<br>RETURN | ××××<br>××××           | 存放 ACC 内容<br>转存 0 地址内容 |